## Tema 3: Bloques combinacionales

## Sistemas combinacionales lógicos

- Los circuitos combinacionales son aquéllos en los que una serie de variables X<sub>i</sub>, definen una serie de funciones Z<sub>j</sub>.
- Cada combinación de valores de Xi define un sólo valor de Z<sub>i</sub>.
- Los valores de Z<sub>i</sub> sólo pueden cambiar cuando cambian los valores de X<sub>j.</sub>



## Circuito AND y circuito OR



## Ley de Moore



## Escala de integración

- Los circuitos integrados se clasifican por el número de puertas que incluyen.
- Existen 6 escalas de integración:
  - ✓ SSI (Small Scale Integration < 10 puertas): Puertas Lógicas y Biestables
    </p>
  - MSI (Medium SI entre 10 y 100 puertas): Codificadores, Multiplexores, Sumadores, etc..
  - LSI (Large SI entre 100 y 1000 puertas): Memorias, Circuitos Aritmeticos complejos
  - VLSI (Very Large SI menor de 10.000 puertas): μPs y μCs poco complejos, PLDs (Programmable Logic Devices)
  - V ULSI (Ultra LSI menor de 100.000 puertas.): μPs, μCs y FPGAs (Field Programmable Gate Array) de complejidad media
  - ✓ GLSI (Giga LSI > 100.000 puertas.): μPs y FPGAs de alta complejidad

## Diseño jerárquico

- ¿Pero cómo se puede diseñar un circuito con miles de puertas lógicas?
- La solución es dividir el circuito en funciones más pequeñas (bloques funcionales), de modo que podamos resolver éstas por medio del álgebra booleana.
- Organizando los bloques funcionales, podemos resolver el problema más grande.
- Este enfoque se denomina diseño jerárquico, porque se establecen niveles de diseño, el más bajo de los cuales se resuelve mediante álgebra booleana y puertas lógicas.

## Diseño jerárquico



El circuito final tiene 9 variables, pero sólo hemos usado el álgebra de Boole para dos variables

## Multiplexor

- El multiplexor se usa para elegir una entre varias variables.
- Según el valor de una variable de control, se elige una de entre varias variables de entrada.
- · La salida del bloque será la variable elegida.



## Multiplexor 2 a 1

| S | <i>I</i> <sub>0</sub> | <i>I</i> 1 | Y |
|---|-----------------------|------------|---|
| 0 | 0                     | 0          | 0 |
| 0 | 0                     | 1          | 0 |
| 0 | 1                     | 0          | 1 |
| 0 | 1                     | 1          | 1 |
| 1 | 0                     | 0          | 0 |
| 1 | 0                     | 1          | 1 |
| 1 | 1                     | 0          | 0 |
| 1 | 1                     | 1          | 1 |

$$Y = \overline{S} \cdot I_0 + S \cdot I_1$$



## Multiplexor 4 a 1

|   | $s_1$ | $s_0$ | Y           |
|---|-------|-------|-------------|
|   | 0     | 0     | $I_0$       |
|   | 0     | 1     | $I_0$ $I_1$ |
|   | 1     | 0     | $I_2$ $I_3$ |
| - | 1     | 1     | $I_3$       |

$$Y = \overline{S_1} \cdot \overline{S_0} \cdot I_0 + \overline{S_1} \cdot S_0 \cdot I_1 + S_1 \cdot \overline{S_0} \cdot I_2 + S_1 \cdot S_0 \cdot I_3$$

Para cualquier número de entradas **2**<sup>n</sup>, el número de señales de control es **n**.



#### Entrada de habilitación

- Los bloques funcionales se usan como elementos de sistemas más grandes.
- Esos sistemas combinan las funciones de estos bloques, usando sólo parte de ellos en distintos momentos.
- Para regular cuándo se usa cada bloque, se usa la entrada de habilitación.
- Cuando está desactivada, el bloque no produce ninguna función, manteniendo la salida constante (a 0 ó 1 según dispositivo).
- Engeneral, suele nombrarse E o EN (abreviatura de *ENABLE* habilitar en inglés).

#### Multiplexor 4 a 1 con entrada de habilitación

| EN | $S_{I}$ | $S_o$ | F       |
|----|---------|-------|---------|
| 0  | X       | X     | 0       |
| 1  | 0       | 0     | $I_0$   |
| 1  | 0       | 1     | $I_{l}$ |
| 1  | 1       | 0     | $I_2$   |
| 1  | 1       | 1     | $I_3$   |



$$Y = EN \cdot \left(\overline{S_1} \cdot \overline{S_0} \cdot I_0 + \overline{S_1} \cdot S_0 \cdot I_1 + S_1 \cdot \overline{S_0} \cdot I_2 + S_1 \cdot S_0 \cdot I_3\right)$$

#### Aplicaciones: multiplexores con buses

- Un conjunto de señales eléctricas se llama bus.
- Los buses se utilizan para definir datos que supongan más de una variable binaria.
- Tanto las entradas como las salidas de los multiplexores pueden ser buses con más de una variable binaria.
- En ese caso, el número de variables de control será n si el cociente entre el número de señales de entrada y el número de señales de salida es 2<sup>n</sup>.

## Dos circuitos integrados multiplexores





|                | ECT<br>UTS     |                 | DATA            | OUTPUT<br>ENABLE | OUTPUT          |    |    |
|----------------|----------------|-----------------|-----------------|------------------|-----------------|----|----|
| S <sub>0</sub> | S <sub>1</sub> | nl <sub>0</sub> | nl <sub>1</sub> | nl <sub>2</sub>  | nl <sub>3</sub> | nΕ | nY |
| X              | X              | X               | Х               | Х                | X               | Н  | L  |
| L              | L              | L               | х               | X                | x               | L  | L  |
| L              | L              | Н               | Х               | X                | X               | L  | Н  |
| Н              | L              | ×               | L               | X                | X               | L  | L  |
| H              | L              | X               | Н               | X                | Х               | L  | Н  |
| L              | Н              | X               | Х               | L                | ×               | L  | L  |
| L              | Н              | X               | х               | Н                | х               | L  | Н  |
| Н              | Н              | X               | X               | X                | L               | L  | L  |
| Н              | Н              | X               | х               | Х                | Н               | L  | Н  |

|   | INP | OUTPUT          |                 |    |
|---|-----|-----------------|-----------------|----|
| Ē | s   | nl <sub>0</sub> | nl <sub>1</sub> | nY |
| Н | Х   | Х               | Х               | L  |
| L | L   | L               | Х               | L  |
| L | L   | Н               | Х               | Н  |
| L | Н   | Х               | L               | L  |
| L | Н   | Х               | Н               | Н  |

## Multiplexor en VHDL

• Esta es la descripción de un multiplexor 4:1 en VHDL:

```
LIBRARY ieee;
USE ieee.std logic 1164.all;
ENTITY mux4to1 IS
PORT ( w0, w1, w2, w3 : IN STD LOGIC;
   : IN STD LOGIC VECTOR(1 DOWNTO 0);
   : OUT STD LOGIC);
END mux4to1;
ARCHITECTURE a OF mux4to1 IS
BEGIN
WITH s SELECT
f \le w0 \text{ WHEN "00"},
       w1 WHEN "01",
       w2 WHEN "10",
       w3 WHEN OTHERS;
END a;
```

## Aplicaciones: implementación de funciones con multiplexores

- La salida de un multiplexor se expresa siempre como suma de productos multiplicado por cada entrada.
- La expresión canónica de cualquier función es una suma de productos.
- Si utilizamos las señales de control como variables de entrada, podemos representar la expresión canónica de cualquier función.
- Podemos usar las entradas del multiplexor para completar los mintérminos con otra variable.
- La salida del multiplexor representará la función buscada.

# Aplicaciones: implementación de funciones con multiplexores



$$F=x'y'z + x'yz' + xyz' + xyz$$

# Implementación de funciones con multiplexores: función de 4 variables

$$F = \overline{A} \cdot \overline{B} \cdot \overline{C} \cdot D + \overline{A} \cdot \overline{B} \cdot C \cdot D + \overline{A} \cdot B \cdot \overline{C} \cdot \overline{D} + A \cdot \overline{B} \cdot C \cdot D + A \cdot B \cdot \overline{C} \cdot \overline{D} + A \cdot B \cdot \overline{C} \cdot \overline{D} + A \cdot B \cdot C \cdot \overline{D} + A \cdot B \cdot C \cdot D$$

| $\boldsymbol{A}$ | B | C | D | F |              | $8 \times 1 \text{ MUX}$ |
|------------------|---|---|---|---|--------------|--------------------------|
| 0                | 0 | 0 | 0 | 0 | F = D        | $C \longrightarrow S_0$  |
| O                | 0 | 0 | 1 | 1 | $\Gamma - D$ | $B \longrightarrow S_1$  |
| 0                | 0 | 1 | 0 | 0 | E = D        |                          |
| 0                | 0 | 1 | 1 | 1 | F = D        | $A \longrightarrow S_2$  |
| 0                | 1 | 0 | 0 | 1 | E = D'       |                          |
| 0                | 1 | 0 | 1 | 0 | F = D'       | D - 0                    |
| 0                | 1 | 1 | 0 | 0 | F 0          | 1                        |
| 0                | 1 | 1 | 1 | 0 | F = 0        |                          |
| 1                | 0 | 0 | 0 | 0 | F = 0        | 0 + 3                    |
| 1                | 0 | 0 | 1 | 0 | $\Gamma = 0$ | 4                        |
| 1                | 0 | 1 | 0 | 0 | F = D        | 5                        |
| 1                | 0 | 1 | 1 | 1 | F = D        |                          |
| 1                | 1 | 0 | 0 | 1 | F = 1        | 1 6                      |
| 1                | 1 | 0 | 1 | 1 | $\Gamma = 1$ | 7                        |
| 1                | 1 | 1 | 0 | 1 | F = 1        |                          |
| 1                | 1 | 1 | 1 | 1 | $\Gamma = 1$ |                          |

### Demultiplexor

- El demultiplexor se usa para direccionar una variable hacia una de entre varias funciones.
- Según el valor de una variable de control, se transfiere el valor de la variable a una de entre varias funciones.
- Las salidas del bloque serán nuevas variables para otros tantos bloques.



### Demultiplexor de 1 a 4

| Е | $S_1$ | $S_0$ | $D_0$ | $D_1$ | $D_2$ | $D_3$ |
|---|-------|-------|-------|-------|-------|-------|
| 0 | 0     | 0     | 0     | 0     | 0     | 0     |
| 0 | 0     | 1     | 0     | 0     | 0     | 0     |
| 0 | 1     | 0     | 0     | 0     | 0     | 0     |
| 0 | 1     | 1     | 0     | 0     | 0     | 0     |
| 1 | 0     | 0     | 1     | 0     | 0     | 0     |
| 1 | 0     | 1     | 0     | 1     | 0     | 0     |
| 1 | 1     | 0     | 0     | 0     | 1     | 0     |
| 1 | 1     | 1     | 0     | 0     | 0     | 1     |

$$D_0 = E \cdot S_1' \cdot S_0'$$

$$D_1 = E \cdot S_1' \cdot S_0$$

$$D_2 = E \cdot S_1 \cdot S_0'$$

$$D_3 = E \cdot S_1 \cdot S_0$$





## Demultiplexor en VHDL

• Esta es la descripción de un demultiplexor 1:4 en VHDL:

```
LIBRARY ieee;
USE ieee.std logic 1164.all;
ENTITY demux 1 to 4 is
PORT( w0, w1, w2, w3 : out std logic;
                          : in std_logic;
                           : in std logic_vector(1 downto 0));
END demux1to4;
ARCHITECTURE a OF demux1to4 IS
BEGIN
        w0 \le f when s="00" else '0';
        w1<= f when s="01" else '0';
        w2<= f when s="10" else '0';
        w3<= f when s="11" else '0';
END a:
```

# Sistemas electrónicos basados en buses



#### Puertas triestado

- Los buses son a menudo compartidos por varios bloques funcionales, pero el uso de una sola línea por dos bloques a la vez puede llevar a un cortocircuito.
- En ese caso, es preciso asegurar que sólo accedan al bus una pareja de bloques (emisor y receptor de la señal).
- Laconexión de un bloque con el bus se puede cortar eléctricamente (alta impedancia) mediante una puerta triestado.



Z: alta impedancia

#### Puertas triestado



Puertas no inversoras (Entrada= Salida), señal de control de nivel alto y bajo.



Puertas inversoras (Entrada = Salida'), señal de control de nivel alto y bajo.

#### Puerta triestado en VHDL

• Esta es la descripción en VHDL de una puerta triestado no inversora y señal de control a nivel alto:

#### Sistemas combinacionales aritméticos

- Los sistemas combinacionales aritméticos son aquéllos que usan números en entradas o salidas.
- Los números se representan mediante variables lógicas cuyos dos valores representan la cifra 0 o la cifra 1.
- Usaremos el sistema de numeración binaria, ya que sólo utiliza las cifras 0 y 1.
- Las variables numéricas se representan mediante una letra mayúscula y una serie de subíndices para diferenciar cada cifra binaria.

$$X_{n-1}X_{n-2}...X_1X_0$$
Circuito aritmético

 $Z_{n-1}Z_{n-2}...Z_1Z_0$ 

#### Semisumador

- La suma aritmética de dos cifras binarias es una función lógica de dos variables.
- Para incluir todas las posibilidades de la suma, la respuesta son dos funciones: S (suma) y C (acarreo).

| X | Y | S | С |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 1 | 1 | 0 |
| 1 | 0 | 1 | 0 |
| 1 | 1 | 0 | 1 |

$$+ \frac{0}{00}$$

$$+ \frac{0}{01}$$

$$+ \frac{1}{10}$$

## Implementación del semisumador





- Esta es la expresión algebraica de las dos funciones S y C de la suma.
- Para que sea práctica, debemos generalizarla a la suma de n bit.

## Sumador completo

- Para realizar sumas de n bit, podemos realizar sumas de un bit para cada cifra de los dos sumandos.
- En cada cifra sumaremos dos bits de cada operando y el acarreo de la cifra anterior.

Por ello definiremos la suma de tres operandos de un bit:

| sum  | sumador completo. |     |         |        |   |   |   | Z (Ci-1) | S | Ci |
|------|-------------------|-----|---------|--------|---|---|---|----------|---|----|
|      | Acarreos          |     |         |        |   | 0 | 0 | 0        | 0 | 0  |
|      |                   |     |         |        | 0 | 0 | 1 | 1        | 0 |    |
| Suma | andos:            | 1 1 | 1       | 0      |   | 0 | 1 | 0        | 1 | 0  |
|      | 3+6               | 0   | 0       | 1      | 1 | 0 | 1 | 1        | 0 | 1  |
|      | +                 | 0   | 1       | 1      | 0 | 1 | 0 | 0        | 1 | 0  |
| _    |                   | 1   | 1 0 0 1 |        |   | 1 | 0 | 1        | 0 | 1  |
|      |                   | '   | V       | V      | 1 | 1 | 1 | 0        | 0 | 1  |
|      |                   | I   | Resulta | ado: 9 |   | 1 | 1 | 1        | 1 | 1  |

# Implementación del sumador completo



$$\begin{cases} s = z \oplus (x \oplus y) \\ c_i = (x \cdot y) + (x \oplus y) \cdot z \end{cases}$$

La solución, obtenida de la tabla de la verdad de S y C, muestra que el sumador completo es la combinación de dos semisumadores.

#### Sumador de cuatro bits



- Combinando n sumadores completos, se obtiene un sumador de n bit.
- Para obtener la última cifra  $S_{n-1}$ , hace falta el acarreo  $C_{n-1}$ , obtenido del bloque anterior, y éste del anterior a él->Acumulación de retardos.

#### Restador

- La resta binaria puede definirse del mismo modo que la suma binaria.
- Sin embargo, si el minuendo es menor que el sustraendo, produce un resultado negativo.
- En ese caso, la resta se realiza invirtiendo el orden de los operadores, y el resultado se marca como negativo con una cifra binaria añadida (0 si es positivo y 1 si es negativo).
- El sistema de resta en magnitud con signo añadido no se utiliza por emplear muchos más elementos que la suma.

 $-\frac{0}{00}$ 

 $-\frac{0}{01}$ 

- <u>1</u>

- <u>1</u>

## Resta en complemento a dos

- La resta en complemento a dos consiste en aplicar el complemento a dos al sustraendo, y luego realizar la suma: A-B=A+(-B).
- La operación es 2<sup>n</sup> B, y en la práctica consiste en sustituir 0s por 1s y viceversa (complemento a 1), y luego sumarle 1.
- El resultado es coherente con el sistema utilizado (si es negativo, está en complemento a dos) y permite unificar suma y resta en el mismo operador.
- Si el resultado es negativo, realizando la misma operación de complemento a dos, se obtiene la magnitud absoluta.
- Si el resultado es positivo, aparece siempre un acarreo en la última cifra, que descartamos.

#### Restador-sumador de cuatro bits



- La señal V indica si ha habido desbordamiento en la resta, es decir, si el resultado no se puede expresar en 4 bit.
- La señal C indica si ha habido desbordamiento er la suma.

#### Sumador-restador de 4 bits en VHDL

 Esta es la implementación de un sumadorrestador de 4 bits en VHDL:

```
LIBRARY ieee;
USE ieee.std logic 1164.all;
USE ieee.std logic unsigned.all;
ENTITY restsumIS
PORT (
        M : IN STD LOGIC;
        A, B :IN STD LOGIC VECTOR(3 DOWNTO 0);
                : OUT STD LOGIC VECTOR(3 DOWNTO 0));
END restsum;
ARCHITECTURE a OF restsum IS
BEGIN
PROCESS (M, A, B)
        BEGIN
             CASE M IS
             WHEN '0'
                      =>F <= A+B :
                              =>F <= A-B:
             WHEN OTHERS
        END CASE;
END PROCESS:
END a;
```

#### Codificador

- El codificador produce como salida el número (código) correspondiente a la variable que está activada.
- Si el código es el binario natural, el número de entradas es 2<sup>n</sup>, siendo n el número de salidas.



## Codificador con prioridad

| $D_0$ | $D_1$       | $D_2$ | $D_3$       | X | у | v |
|-------|-------------|-------|-------------|---|---|---|
| 0     | 0           | 0     | 0           | 0 | 0 | 0 |
| 1     | 0           | 0     | 0           | 0 | 0 | 1 |
| X     | 1<br>X<br>X | 0     | 0<br>0<br>1 | 0 | 1 | 1 |
| X     | X           | 1     | 0           | 1 | 0 | 1 |
| X     | X           | X     | 1           | 1 | 1 | 1 |



- Si se activan dos señales al mismo tiempo, la salida debe corresponder sólo a una, por lo que se establece prioridad entre las entradas.
- Normalmente, la entrada asociada al número mayor es la de mayor prioridad.
  - La salida adicional V indica si hay alguna entrada activada.

#### Codificador de 4 bit en VHDL

 Esta sería la descripción de un codificador con prioridad de 4 bit en VHDL:

```
LIBRARY ieee;
USE ieee.std logic 1164.all;
ENTITY cod4to2 IS
PORT ( w : IN STD LOGIC VECTOR(3 DOWNTO 0);
          : OUT STD LOGIC VECTOR(1 DOWNTO 0);
       v : OUT STD LOGIC);
END cod4to2;
ARCHITECTURE a OF cod4to2 IS
BEGIN
y \le "11" WHEN w(3) = '1' ELSE
           WHEN w(2) = '1' ELSE
    "10"
    "01"
           WHEN w(1) = '1' ELSE
    "00";
v \le '0'
           WHEN w = "0000" ELSE '1';
END a;
```

#### Decodificador

- El decodificador elige de entre varias funciones cuál se activa al aplicar en la variables de entrada el número (código) asignado a esa función.
- Este circuito tiene 2<sup>n</sup> salidas si n es el número de variables de entrada y el código es binario natural.



#### Decodificador de 3 entradas



| С | В | Α | 07  | 06 | 05  | 04  | О3  | 02  | 01  | 00 |
|---|---|---|-----|----|-----|-----|-----|-----|-----|----|
| 0 | 0 | 0 | 0   | 0  | 0   | 0   | 0   | 0   | 0   | 11 |
| 0 | 0 | 1 | 0   | 0  | 0   | 0   | 0   | 0 . | 1   | -0 |
| 0 | 1 | 0 | 0   | 0  | 0   | 0   | 0   | 1.  | - 6 | 0  |
| 0 | 1 | 1 | 0   | 0  | 0   | 0 . | 1   | 0   | 0   | 0  |
| 1 | 0 | 0 | 0   | 0  | 0   | 1.  | - 0 | 0   | 0   | 0  |
| 1 | 0 | 1 | 0   | 0  | -1- | -0  | 0   | 0   | 0   | 0  |
| 1 | 1 | 0 | 0.  | 1. | -0  | 0   | 0   | 0   | 0   | 0  |
| 1 | 1 | 1 | (1) | -0 | 0   | 0   | 0   | 0   | 0   | 0  |

# Decodificador de 2 bit con entrada de habilitación



| E | $\boldsymbol{A}$ | B | $D_0$ | $D_1$ | $D_2$ | $D_3$ |
|---|------------------|---|-------|-------|-------|-------|
| 1 | X<br>0<br>0      | X | 1     | 1     | 1     | 1     |
| 0 | 0                | 0 | 0     | 1     | 1     | 1     |
| 0 | 0                | 1 | 1     | 0     | 1     | 1     |
| 0 | 1                | 0 | 1     | 1     | 0     | 1     |
| 0 | 1                | 1 | 1     | 1     | 1     | 0     |

$$D_0 = (E \cdot A \cdot B)'$$

$$D_1 = (E \cdot A \cdot B)'$$

$$D_2 = (E \cdot A \cdot B)'$$

$$D_3 = (E \cdot A \cdot B)'$$

Estas salidas son en nivel bajo, por lo que aparece negada cada función

## Decodificador de 4 entradas mediante 2 decodificadores de 3 entradas



Este método se puede utilizar encualquier bloque funcional (diseño jerárquico).

#### Decodificador de 4 bits en VHDL

 Esta sería la descripción de un decodificador de 4 bits en VHDL:

```
LIBRARY ieee;
USE ieee.std logic 1164.all;
ENTITY dec2to4 IS
                  STD LOGIC VECTOR(1 DOWNTO 0);
PORT ( w : IN
       y : OUT
                  STD LOGIC VECTOR(0 TO 3));
END dec2to4;
ARCHITECTURE a OF dec2to4 IS
BEGIN
WITH w SELECT
y <= "1000" WHEN "00",
      "0100" WHEN "01",
      "0010" WHEN "10",
      "0001" WHEN "11",
      "0000" WHEN OTHERS;
END a:
```

# Decodificador para implementación de funciones: sumador completo



Cada salida del decodificador es un mintérmino, por lo que podemos usarla para representar cualquier expresión canónica, sumando las salidas correspondiente a mintérminos de la función con una puerta OR.

## Convertidor de código

- Una aplicación típica de decodificador + codificador es el convertidor de código.
- Un dato numérico es introducido al decodificador para activar la salida correspondiente.
- La señal activada es la entrada para un codificador en otro código, obteniendo a la salida el dato codificado en el nuevo código.



## Display de 7 segmentos

